- Cadence Concept-HDL & Allegro原理图与电路板设计(第2版)
- 周润景 李茂泉编著
- 437字
- 2025-02-20 18:23:54
4.5 ROOT设计的创建
1.设置新设计
(1)在项目管理器窗口,单击Setup按钮。
(2)打开Setup对话框,在Design Name区域,输入root。单击OK按钮退出Setup对话框。
(3)在项目管理器窗口,单击Design Entry,新的ROOT设计的一个页面被打开。
(4)选择File→Save,然后选择Text→Update Sheet Variables。
(5)放大页面右下角,在标题栏查看设计和设计者的名字。
2.导入ROOT设计
(1)在原理图编辑器窗口,选择File→Import Design。
(2)打开Import Design对话框,使用导航按钮定位到路径为User1/ftb/backup/backup.cpm的文件,单击OK按钮,如图4-5-1所示。
(3)在下一个对话框,选择root文件夹并单击Import按钮。
(4)确认修改,并单击Continue按钮继续,ROOT设计输入原理图编辑器窗口,如图4-5-2所示。单击Close按钮关闭Import Design对话框。

图4-5-1 Import Design对话框

图4-5-2 输入ROOT设计
(5)检查ROOT原理图的页面使用了OFFPAGE标志。顶端的原理图引脚符号在这个设计中不能被应用。
(6)切换到第二页,添加缺失的方块图。参考原理图B添加下列内容:ram(在Component Browser对话框中选择ram_module_lib库),如图4-5-3所示;data(选择pcbxxx_lib库),如图4-5-4所示。

图4-5-3 添加ram

图4-5-4 添加data
(7)选择File→Save Hierarchy,保存所有设计的原理图页面。